Ang Startup Efficient Computer Co ay nagbukas ng punong-guro ng electron E1 processor nito, isang maliit na tilad na idinisenyo upang kapansin-pansing slash ang paggamit ng enerhiya ng mga gilid ng pag-compute ng mga workload. Ipinakikilala ng elektron E1 ang isang nobelang”arkitektura ng tela”na nangangako ng hanggang sa 100 beses na mas malaking kahusayan ng enerhiya kumpara sa maginoo na mababang-kapangyarihan na mga CPU. Sa pamamagitan ng spatially pag-aayos ng mga pagkalkula, tinanggal ng chip ang hindi mahusay na pag-shuffling ng data. Magagamit na ngayon ang electron E1 sa mga developer, na sinamahan ng tagatala ng EFFCC upang gawing simple ang pagsasama ng software. Ang diskarte ng mahusay na computer, na ipinanganak mula sa isang dekada ng pananaliksik sa Carnegie Mellon University, ay maaaring tukuyin muli ang mga posibilidad para sa mga intelihenteng aparato na tumatakbo sa malayo mula sa isang mapagkukunan ng kuryente. Ang pag-alis ng radikal mula sa arkitektura ng von Neumann
Ang buong konsepto ay isang direktang tugon sa likas na kawalan ng kakayahan ng arkitektura ng von Neumann na namuno sa computing sa loob ng mga dekada. Hulaan lamang kung aling tagubilin ang processor na kakailanganin sa tabi upang maiwasan ang pag-stall. Target=”_ blangko”> noting Na”ang mga chips tulad ng E1 ay isang mabuting halimbawa ng isang mahusay na arkitektura, dahil binabawasan nila ang mga bahagi ng silikon na nakikibahagi sa mga bagay na hindi puro pagkalkula…”
Ang arkitektura ay binubuo ng isang hanay ng mga magkakaugnay na”tile,”kung saan ang bawat tile ay kumikilos bilang isang stripped-down processor core nang walang karaniwang overhead. Ang data ay pumapasok sa tela at dumadaloy sa pamamagitan ng pre-configure circuit na ito. Ipinaliwanag ng co-founder na si Brandon Lucia na kapag ang isang sanga ng programa, nagbabago ang pattern ng spatial, na naglalarawan ito bilang”ito ay tulad ng isang track ng switch sa isang riles.”tandem. Kinilala ng Kumpanya na para sa bagong hardware, ang software ay madalas na nagiging isang pag-iisip, na pinipigilan ang kahusayan at pag-aampon ng real-world. Ang natatanging arkitektura ng E1. Nagbabasa ito ng mga programa na nakasulat sa pamilyar, mataas na antas ng wika tulad ng C at awtomatikong mapa ang mga tagubilin ng code sa pisikal na tela ng E1. Ayon sa mga mapagkukunan ng kumpanya, sinusuri ng tagatala ang programa, itinalaga ang bawat tiyak na operasyon sa isa sa maraming”tile ng chip,”at pagkatapos ay i-configure ang mga landas ng network sa pagitan ng mga ito. Sa halip na pilitin ang mga inhinyero na malaman ang isang bago, mababang antas ng paradigma, pinapayagan ng EFFCC compiler ang mga ito na magamit ang kanilang umiiral na mga kasanayan at codebases.
Ang pag-target sa power-constrained edge Ang processor ay partikular na inhinyero para sa mga aparato na na-deploy sa mga hard-to-maaabot na mga lugar, pinilit na mabuhay sa lakas ng baterya o scavenged energy para sa mga pinalawig na panahon. epekto, kabilang ang pang-industriya na imprastraktura, mga sistema ng espasyo, pagtatanggol, drone, at mga suot. Ito ang mga sektor kung saan ang mga kadahilanan tulad ng mababang latency at ang pagiging praktiko ng mga malalaking pag-deploy ay na-hadlangan ng mga hinihingi ng kapangyarihan ng umiiral na mga CPU. Ang
Ang mahusay na computer ay lumilipat na upang mapatunayan ang mga kaso ng paggamit na ito, na nagbibigay ng mga halimbawa ng elektron E1 sa mga customer ng maagang pag-access sa mga sektor ng pang-industriya at aerospace. Ang pangwakas na pangitain ay upang mapangalagaan ang isang bagong klase ng”palaging-on”na mga intelihenteng aparato na may kakayahang magsagawa ng kumplikadong pagproseso ng AI nang lokal, nang walang patuloy na pag-asa sa ulap. Ang mga arkitektura na istilo ng DataFlow ay hindi ganap na bago-Ang mga TPU ng Google at ang mga inferentia chips ng Amazon ay itinayo sa isang katulad na prinsipyo na tinatawag na isang systolic array-ang mahusay na computer na inaangkin ng arkitektura ng tela na ito ay kumakatawan sa isang mahalagang paglukso pasulong. Ayon sa co-founder na si Brandon Lucia, maraming umiiral na mga pagsisikap ng dataflow ang mga dalubhasang accelerator, na pinigilan sa isang subset ng mga landas ng data. Ang pangunahing pagkakaiba-iba nito ay ang kakayahan ng tela na suportahan ang tinatawag na”di-makatwirang pag-ulit,”tulad ng”habang loop”na karaniwan sa programming. Nabanggit ni Lucia na ang pag-crack ng problemang ito, na nangangailangan ng mga kumplikadong landas ng puna,”kinuha sa amin ng mga taon upang makuha ito ng tama.”Ang merkado para sa mga processors ng ultralow-power ay mabangis na mapagkumpitensya, masikip ng napaka murang microcontroller. Ang Architect ng Computer ng University of Illinois na si Rakesh Kumar ay nagtatampok ng pangunahing hamon, napansin Kumbinsihin ang mga customer na ang dramatikong pag-iimpok ng enerhiya ng E1 ay nagbibigay ng isang panukalang halaga na nagbibigay-katwiran na lumayo sa mga itinatag, murang mga alternatibo. Propesor Todd Austin ng University of Michigan Naniniwala “Ang mga chips tulad ng E1 ay isang mabuting halimbawa ng isang mahusay na arkitektura, dahil ang mga ito ay binabawasan ang mga bahagi ng Silicon na nakikibahagi sa mga bagay na hindi malubhang pagkalkula…”Ibinibigay ang timbang sa mga pag-angkin ng kumpanya. Si Lucia mismo ay nananatiling tiwala sa kanilang natatanging posisyon, na nagsasabi,”Gumagawa kami ng isang bagay na may kakayahan ng isang CPU ngunit isa o dalawang mga order ng magnitude na mas mahusay.”Ang hinaharap na chip na ito ay magpapalawak ng arkitektura ng spatial computing upang mahawakan ang higit pang hinihingi, malakihang mga workload ng gilid. Ang roadmap na ito ay nagpapahiwatig ng isang malinaw na diskarte upang makabuo ng isang portfolio ng mga makabagong AI chips, na lumilipat mula sa paunang paglulunsad ng E1 hanggang sa unti-unting mas malakas na mga solusyon.