Artikel ini mengajar cara terbaik untuk menyediakan Peranti FPGA pertama anda pada komputer. Mula menggunakan Intel® Program Quartus® untuk pengaturcaraan FPGA dengan latihan mudah ini. Untuk membolehkan FPGA memancarkan mana-mana daripada 8 LED pelanggan hijau pada papan, anda mesti menjana kod Verilog, menetapkan pin dan mengenakan sekatan masa. LED akan disambungkan kepada salah satu bit keluaran kaunter semasa anda memacunya dengan input jam 50 MHz (disediakan oleh pengayun onboard).

Kit Perkakasan Nano Terasik DE10 Digunakan

strong>

Untuk pembuat, pembangun IoT dan pendidik, papan kawalan Terasic DE10-Nano. Ia adalah berdasarkan Intel® Cyclone V SoC FPGA, yang menawarkan perkakasan yang boleh diprogramkan platform reka bentuk. Kit ini tersedia di sini.

Suite Perisian Lite Edisi Intel Quartus Prime

Kerana ia boleh dimuat turun secara percuma dan tidak memerlukan pelesenan fail, FPGA program perisian yang digunakan di sini sangat baik untuk pemula. Aplikasi boleh dimuat turun. Anda boleh mula membina projek sebaik sahaja perisian Intel® Quartus® telah dimuat turun dan dipasang. Terdapat langkah berikut untuk mendapatkan cara terbaik untuk menyediakan Peranti FPGA pertama anda pada komputer anda.

Langkah 1: Buat projek perisian menggunakan Intel® Quartus®

Buka Edisi Lite Wizard Suite Perisian Intel Quartus Prime untuk Mencipta Projek Baharu Pilih Seterusnya Direktori, Nama dan Entiti Peringkat Atas hendaklah dipilih Pilih Ya apabila ditanya sama ada anda mahu mencipta direktori

Langkah 2: Buat HDL (Bahasa Perihalan Perkakasan) 

HDL yang kami gunakan ialah Verilog. Jika anda baru menulis dalam HDL tetapi biasa dengan bahasa pengaturcaraan C, Verilog adalah serupa dengan C kerana setiap ayat mesti diakhiri dengan koma bertitik.

Buka tab Fail tetingkap utama, kemudian klik Baharu Selepas memilih Verilog Fail HDL, klik OK Pilih Fail dan kemudian Simpan Sebagai dalam langkah seterusnya. Kemudian tekan Simpan

Langkah 3: Buat Modul Verilog                                

Kod Verilog ini hendaklah disalin dan ditampal ke dalam tetingkap. Untuk menjalankan semakan sintaks dan mula mensintesis kod Verilog, klik kanan pada Analisis dan Sintesis dan kemudian pilih Mula.

Langkah 4: Pilih Pin Tugasan

Pilih Tugasan > Pin Planner dari bar navigasi atas.

Langkah 5: Buat fail SDC

Had masa untuk reka bentuk mesti disediakan sebelum Kod Verilog disusun. Untuk mengarahkan perisian Intel® Quartus® tentang cara menutup pemasaan pada reka bentuk, anda akan menghasilkan fail SDC yang mengandungi arahan.

Langkah 6: Susun kod Verilog

Klik Mula selepas melakukan klik pada Reka Bentuk Kompilasi. Alatan seterusnya akan melaksanakan analisis masa, tempat dan laluan, serta memasang dan mensintesis reka bentuk. Penyusunan harus selesai dalam beberapa minit kerana hanya beberapa baris kod.

Langkah 7: Aktifkan FPGA 

FPGA mesti diprogramkan sebagai langkah terakhir. Berhati-hati untuk mengambil Kad SD keluar dari papan sebelum kita berbuat demikian.

Gunakan USB port blaster untuk menyambungkan papan ke komputer anda Sambungkan papan ke kuasa dan periksa sama ada terdapat cahaya biru. Berhampiran port J13 USB Blaster II, LED menyala Klik kanan untuk membuka Peranti Program Memilih Perkakasan Persediaan Pilih DE-SoC daripada senarai juntai bawah untuk perkakasan yang dipilih pada masa ini, kemudian klik Tutup Perkakasan Dipilih Untuk mencari rantai JTAG pada papan, klik Auto Detect Pilih alat 5CSEBA6. Ini ialah alat FPGA Tukar Fail boleh dipilih dengan mengklik kanan dalam Fail lajur untuk peranti 5CSEBA6 Selepas memilih Program/Configure lajur, klik Mula

Anda boleh menyediakan FPGA terbaik anda dengan mudah pada komputer dengan mengikut semua langkah.

Categories: IT Info